AMD a annoncé l'entrée en production de masse de sa série de FPGA Spartan UltraScale+, avec la première vague de trois petits composants : les SU10P, SU25P et SU35P. Ces composants sont disponibles à la commande dès maintenant et prennent entièrement en charge la dernière suite de conception Vivado 2025.1, marquant ainsi le lancement officiel de la série pour le marché des applications edge.
La série Spartan UltraScale+ se concentre sur le positionnement stratégique « optimisation des coûts et applications hautes performances ». S'appuyant sur la stabilité et la fiabilité de l'architecture AMD UltraScale+, elle optimise la faible consommation d'énergie, le nombre élevé d'E/S et la sécurité, offrant ainsi des solutions économiques spécifiquement conçues pour des domaines tels que la vision industrielle, le contrôle industriel, les équipements médicaux, l'extension d'E/S au niveau de la carte et le traitement de l'IA en périphérie.
Les mises à niveau de plusieurs cœurs répondent aux exigences de conception de pointe
Par rapport à la précédente série Spartan, la nouvelle architecture UltraScale+ met l'accent sur un rapport densité d'E/S/ressources logiques élevé. Elle prend en charge le signal haut débit XP3.3IO basé sur HDIO 5 V, permettant une transmission de signaux différentiels haut débit tels que LVDS et MIPI D-PHY, avec des débits d'interface atteignant 3.2 Gbit/s.
Parallèlement, Spartan UltraScale+ intègre le même contrôleur mémoire LPDDR4X/5 que le FPGA phare, prenant en charge un débit de transfert maximal de 4266 XNUMX Mbit/s. Cela permet de réduire efficacement l'utilisation des ressources de conception, de diminuer le nombre d'unités logiques et de diminuer encore la consommation d'énergie et le coût total.
Répondre aux besoins de sécurité et de déploiement rapide
Pour faire face à la menace croissante des attaques IoT et Edge, le processeur Spartan UltraScale+ intègre un moteur de sécurité matériel prenant en charge les algorithmes cryptographiques post-quantiques certifiés NIST. Associé à un générateur de nombres aléatoires (TRNG) matériel, à un PUF et à un hachage sécurisé, il s'adapte aux futures mises à niveau de l'architecture de sécurité.
De plus, avec la dernière version de l'outil de conception Vivado, les développeurs peuvent réaliser une fermeture temporelle en un clic, un débogage rapide et une réutilisation de la propriété intellectuelle entre projets, accélérant ainsi le processus de conception et réduisant le risque d'introduction de nouveaux projets.
PCIe Gen4 et 8 canaux SPI pour un transfert de données amélioré
En termes de connectivité, le Spartan UltraScale+ dispose d'un module IP matériel PCIe Gen4 intégré qui prend en charge les applications de terminal et de port racine, ainsi que d'un contrôleur SPI à 8 canaux intégré pour répondre aux exigences de lecture et d'écriture de mémoire flash à haute vitesse, améliorant ainsi l'efficacité de la configuration et le débit de données.
Résumé : La nouvelle arme du FPGA pour pénétrer le marché des périphériques d'entrée de gamme
Avec la première vague d'appareils Spartan UltraScale+, notamment SU10P à SU35P, entrant en production de masse, AMD a étendu avec succès sa technologie phare aux marchés sensibles aux coûts, offrant aux développeurs des solutions FPGA hautement flexibles et fiables sans sacrifier la sécurité ou les performances.
Ensuite, à mesure que davantage de niveaux de densité seront lancés, Spartan UltraScale+ devrait consolider davantage la présence d'AMD sur les marchés de l'informatique de pointe bas et milieu de gamme, formant un portefeuille de produits plus complet avec la série Zynq SoC existante.



